中國科大在毫米波頻率綜合器芯片設(shè)計領(lǐng)域取得重要進(jìn)展
近日,中國科大微電子學(xué)院胡詣?wù)芘c林福江課題組設(shè)計的一款基于全新電荷舵采樣(Charge-SteeringSampling, CSS)技術(shù)的極低抖動毫米波全數(shù)字鎖相環(huán)(CSS-ADPLL)芯片入選2023 Symposium on VLSI Technology and Circuits(以下簡稱VLSI Symposium)。VLSI Symposium是超大規(guī)模集成電路芯片設(shè)計和工藝器件領(lǐng)域最著名的國際會議之一,也是展現(xiàn)IC技術(shù)最新成果的櫥窗,今年VLSI Symposium于6月11日至16日在日本京都舉行。該論文第一作者為我校微電子學(xué)院博士生陶韋臣,胡詣?wù)芙淌跒橥ㄓ嵶髡摺?span style="display:none"> .2ZFJ.Z" |