中國(guó)科大在毫米波頻率綜合器芯片設(shè)計(jì)領(lǐng)域取得重要進(jìn)展

發(fā)布:cyqdesign 2023-06-27 22:16 閱讀:1208
近日,中國(guó)科大微電子學(xué)院胡詣?wù)芘c林福江課題組設(shè)計(jì)的一款基于全新電荷舵采樣(Charge-SteeringSampling, CSS)技術(shù)的極低抖動(dòng)毫米波全數(shù)字鎖相環(huán)(CSS-ADPLL)芯片入選2023 Symposium on VLSI Technology and Circuits(以下簡(jiǎn)稱(chēng)VLSI Symposium)。VLSI Symposium是超大規(guī)模集成電路芯片設(shè)計(jì)和工藝器件領(lǐng)域最著名的國(guó)際會(huì)議之一,也是展現(xiàn)IC技術(shù)最新成果的櫥窗,今年VLSI Symposium于6月11日至16日在日本京都舉行。該論文第一作者為我校微電子學(xué)院博士生陶韋臣,胡詣?wù)芙淌跒橥ㄓ嵶髡摺?span style="display:none"> aV"K%#N  
,S[,F0"%  
極低抖動(dòng)毫米波頻率綜合器芯片是實(shí)現(xiàn)5G/6G毫米波通信的關(guān)鍵核心模塊,為毫米波通信提供精準(zhǔn)的載波信號(hào)。此研究提出的電荷舵采樣技術(shù),將電荷舵采樣和逐次逼近寄存器型模數(shù)轉(zhuǎn)換器(SAR-ADC)進(jìn)行了巧妙的結(jié)合,構(gòu)建了一種高鑒相增益,高線性度且具有多bit數(shù)字輸出的數(shù)字鑒相器。CSS-ADPLL的結(jié)構(gòu)十分緊湊(如圖1所示),由電荷舵鑒相器(CSS-PD)、SAR-ADC、數(shù)字濾波器和數(shù)控振蕩器組成,具有優(yōu)異相位噪聲性能,較快的鎖定速度并消耗極低的功耗。 Rj6:.KEJ  
~_<I}!j/B  
3yg22y &l  
圖1.論文提出的電荷舵采樣全數(shù)字鎖相環(huán)(CSS-ADPLL)架構(gòu)
v0hr